The Swiss voice in the world since 1935

Taiwán aprueba el plan de TSMC para implantar su proceso de fabricación avanzado en Japón

Taipéi, 1 abr (EFE).- La taiwanesa TSMC, líder mundial en la fabricación de chips avanzados, obtuvo la aprobación del Gobierno isleño para implantar su proceso de 3 nanómetros (nm) en su segunda planta en la prefectura japonesa de Kumamoto, actualmente en construcción, informaron fuentes oficiales.

En un comunicado, el Ministerio de Asuntos Económicos (MOEA) de Taiwán señaló este martes que la compañía había solicitado modificar su plan de inversión en Japan Advanced Semiconductor Manufacturing (JASM), cambiando la capacidad de producción para manufacturar productos de 3 nanómetros, a un ritmo de 15.000 obleas de doce pulgadas por mes.

Esta entidad, JASM, está controlada mayoritariamente por TSMC y cuenta con participaciones minoritarias de los gigantes Sony y Toyota, así como del fabricante de componentes para automoción Denso, y es la responsable de operar tanto la planta de TSMC ya en funcionamiento en Kumamoto como la que se encuentra en construcción.

«Se prevé iniciar la instalación y configuración de equipos, así como la producción en masa, a partir de 2028», apuntó el comunicado del MOEA.

Durante una reunión con la primera ministra japonesa, Sanae Takaichi, a principios del pasado febrero, el consejero delegado de TSMC, C.C. Wei, desveló un plan para producir en masa chips con tecnología de 3 nanómetros en el archipiélago, con una inversión que podría alcanzar los 2,6 billones de yenes (unos 16.360 millones de dólares, 14.149 millones de euros).

El empresario taiwanés afirmó entonces que su compañía prevé dedicar su segunda planta en Kumamoto a producir semiconductores avanzados con un ancho de línea de 3 nm para «satisfacer la fuerte demanda por la inteligencia artificial».

TSMC había anunciado previamente que su segunda planta en Kumamoto, actualmente en construcción en la ciudad de Kikuyo, se centraría en la producción de semiconductores de entre 6 y 12 nanómetros.

La reducción del tamaño del ancho de línea de los semiconductores sirve para optimizar la velocidad de procesamiento de los chips, pudiendo así desarrollar datos de forma más rápida y eficiente, para su aplicación en centros de IA, vehículos y robótica.

Actualmente, Japón no cuenta con instalaciones capaces de producir este tipo de chips avanzados, ya que la primera planta de TSMC en Kumamoto, cuya producción en masa arrancó a finales de 2024, se centra principalmente en chips de 12 a 28 nanómetros para los sectores automotriz e industrial. EFE

jacb/aa/rrt

Los preferidos del público

Los más discutidos

SWI swissinfo.ch - Sociedad Suiza de Radio y Televisión SRG SSR

SWI swissinfo.ch - Sociedad Suiza de Radio y Televisión SRG SSR